PySysC-SC/router_example2.py

57 lines
2.9 KiB
Python
Raw Permalink Normal View History

2019-01-03 21:18:09 +01:00
import os.path
import logging
from cppyy import gbl as cpp
import pysysc
2020-10-08 17:45:57 +02:00
import pysysc.structural as struct
2019-01-04 15:50:18 +01:00
from pysysc.structural import Connection, Module, Signal, Simulation
2019-01-03 21:18:09 +01:00
###############################################################################
# setup and load
###############################################################################
2019-01-04 15:50:18 +01:00
logging.basicConfig(level=logging.INFO)
build_type='Debug'
###############################################################################
2019-01-03 21:18:09 +01:00
myDir = os.path.dirname( os.path.realpath(__file__))
pysysc.load_systemc()
2019-01-04 15:50:18 +01:00
###############################################################################
2019-01-03 21:18:09 +01:00
logging.debug("Loading SC-Components lib")
2021-05-18 16:33:29 +02:00
pysysc.add_include_path(os.path.join(myDir, 'scc/src/sysc'))
pysysc.add_include_path(os.path.join(myDir, 'scc/src/common'))
pysysc.add_include_path(os.path.join(myDir, 'scc/third_party'))
pysysc.add_library('scc_sysc.h', os.path.join(myDir, 'build/%s/scc/src/sysc/libscc-sysc.so'%build_type))
2019-01-04 15:50:18 +01:00
###############################################################################
2019-01-03 21:18:09 +01:00
logging.debug("Loading Components lib")
2021-05-18 16:33:29 +02:00
pysysc.add_include_path(os.path.join(myDir, 'vp_components'))
pysysc.add_library('components.h', os.path.join(myDir, 'build/%s/vp_components/libvp_components.so'%build_type))
2019-01-03 21:18:09 +01:00
###############################################################################
# configure
###############################################################################
2019-01-04 15:50:18 +01:00
Simulation.setup(logging.root.level)
2019-01-03 21:18:09 +01:00
###############################################################################
# instantiate
###############################################################################
clk_gen = Module(cpp.ClkGen).create("clk_gen")
rst_gen = Module(cpp.ResetGen).create("rst_gen")
initiator = Module(cpp.Initiator).create("initiator")
2020-10-08 17:45:57 +02:00
memories = [Module(cpp.Memory).create("mem%d"%i) for i in range(2)]
router = Module(cpp.Router[len(memories)]).create("router")
2019-01-03 21:18:09 +01:00
###############################################################################
# connect it
###############################################################################
clk = Signal("clk").src(clk_gen.clk_o).sink(initiator.clk_i).sink(router.clk_i)
[clk.sink(m.clk_i) for m in memories]
rst = Signal("rst").src(rst_gen.reset_o).sink(initiator.reset_i).sink(router.reset_i)
[rst.sink(m.reset_i) for m in memories]
Connection().src(initiator.socket).sink(router.target_socket)
2019-01-04 15:50:18 +01:00
[Connection().src(router.initiator_socket.at(idx)).sink(m.socket) for idx,m in enumerate(memories)]
2019-01-03 21:18:09 +01:00
###############################################################################
# run if it is standalone
###############################################################################
2020-10-08 17:45:57 +02:00
struct.dump_structure()
simcontext = cpp.sc_core.sc_get_curr_simcontext()
objects = cpp.sc_core.sc_get_top_level_objects(simcontext)
2019-01-03 21:18:09 +01:00
if __name__ == "__main__":
2019-01-06 15:26:13 +01:00
Simulation.configure(enable_vcd=True)
2019-01-04 15:50:18 +01:00
Simulation.run()
2019-01-03 21:18:09 +01:00
logging.debug("Done")